スーパーコネクト

Super-connect

#### 桜井 貴康

## Takayasu Sakurai

東京大学、国際・産学共同研究センター及び生産技術研究所 Center for Collaborative Research, and Institute of Industrial Science, University of Tokyo

> 〒106-8558 東京都港区六本木7-22-1 7-22-1 Roppongi, Minato-ku, Tokyo, 106-8558 Japan

Phone: +81-3-3402-6226, Fax: +81-3-3402-6227, E-mail:tsakurai@iis.u-tokyo.ac.jp http://lowpower.iis.u-tokyo.ac.jp/

Abstract 今後の電子システムを考えるとシステムインパッケージやグローバルインテグレーションの重要性が増す。そこでは、数十µmといったデザインルールを有するスーパーコネクト 技術が活躍する。このようなスーパーコネクト技術は VLSI が直面する IR ドロップや RC 遅延と いった問題を解決するにも有効である。

Abstract The next generation electronic systems will require new cooperative schemes between assembly technology and VLSI's. In realizing the new assembly and packaging schemes, super-connect technology which covers a design rule around 10um will play an important role to fill a gap between on-chip interconnects and off-chip interconnects. The super-connect technology will be beneficial to complement the System-on-Chip approach but also beneficial to solve VLSI related issues like IR-drop problem and clock distribution problems.

# 概要

付加価値の高いシステム LSI が注目を集めてい る。システム LSI とは複雑なシステム機能を1つの シリコンチップに作りこんだものである。最近では、 大容量のダイナミックメモリとプロセッサをワンチッ プ上に一緒に集積したシステム LSI まで開発され ている。例えば、2チップ構成だとメモリとプロセッ サ間のデータのやり取りに多大な電力がかかって いるものが、システムLSI化することで消費電力を 1/4にまで低減できた例などもある。このようにシス テムLSIでは、今まで多数のチップで作られてい た電子システムをワンチップ化することにより数倍 高性能にしたり、低電力化したりできる。

しかし、システム LSI を実際に作ってみると、いく つかの問題点も明らかになってきた。システムLSI の設計には、すでに設計検証の終った IP と呼ば れる大きな回路ブロックの設計データを組み合わ せて作り上げる方式がとられる。数千万個に上る トランジスタを使ったシステムを一から設計してい ては、とても開発期限に間に合わないからだ。そ のため、システム LSI の成否には多数の IP が市 場に流通していることが重要であり、そのような流 通市場もいくつか誕生した。

ここで次のような場合を考えよう。性能や機能の 観点から、どうしてもA社製のプロセッサとB社製 のメモリをワンチップ化しシステム LSI 化したいと する。これらの回路ブロックが IP として流通してい れば、A社とB社からこれらの回路ブロックの設計 データを調達し、どこかの半導体製造会社に持ち 込んでシステム LSI を作ることができる。 ところが、 A 社がどうしてもプロセッサの設計データを一般 の市場には出さないとしよう。理由としては自社で 製造も行うことによって高付加価値の製品に仕上 げたいといったことが考えられる。 すると A 社と B 社の製品を使ったシステム LSI を作ることができ なくなってしまう。今までは、A 社と B 社から独立 にチップを購入して、プリント基板を使って高性能 な電子システムが組めたものが、システム LSI で はA社とB社の組み合わせは不可能となる。これ では所望の電子システムができない。

また、本質的にワンチップ化できないものもシステ ム LSI 化の障害となる。例えば、ガリウム砒素とい う半導体基板を使った高速なチップとシリコン基 板のチップをワンチップ化するのは不可能だ。高 性能なアナログチップとデジタルチップをワンチッ プ化するのにも無理がある。デジタル回路から出 されるノイズが基板を伝わってアナログ部分に悪 影響を及ぼし、性能を低下させてしまうためであ る。その他、システム LSI の開発や検証には、年 単位の期間がかかったり、億円単位のコストがか かるといった問題もある。システム LSI ではチップ サイズが大きくなって歩留まりが低下し、価格が 跳ね上がるといった指摘もされている。

だからといって、今さらプリント基板に多数のチッ プを載せて電子システムを組むというのでは性能 的に限界がある。このような問題を軽減するものと して、最近、システム・イン・パッケージという新し い三次元実装技術が注目されている。例えば、 チップをインターポーザーと呼ばれる超薄型で小 型な支持物に固定し、これらを複数個組み合わ せて、システムを一つのパッケージの中に入れて しまおうというものである。半導体チップ以外にも コイルやコンデンサ、水晶発振子などもワンパッ ケージに収められる新しい三次元実装形態だ。こ うすることによって速度、電力、実装面積などを従 来のプリント基板で作った電子システムより数倍 改善することができ、システム LSI にも匹敵する性 能を実現できる場合も多い。このような新しい実 装技術ではスーパーコネクトと呼ばれる 0.01~0.1 ミリ幅の配線技術が活躍する。

日本は半導体技術も実装技術も技術としては世 界最先端を走っている。しかし、米国で設計しア ジア諸国で製造するといった水平分業型のモデ ルに対してのコスト競争力の低下から、ここ数年ビ ジネスとして米国などに水をあけられる結果となっ てしまった。日本の有する各種の技術分野を有 機的に連携させ、垂直統合的な色彩も加えなが ら半導体産業を再生することが、わが国の電子産 業の将来の競争力をより確固なものにすると考え られる。新しいシステム・イン・パッケージといった 三次元実装技術が未来を担う技術として注目さ れているゆえんである。システム・イン・パッケージ の設計は半導体チップの設計と密接な連携を取 る必要があり、従って、分野間の有機的な連携な くしては高性能な最終製品に仕上がらないため である。

If we look into the scaling law carefully, we find that three crises exist in realizing VLSI's of the coming years: namely power crisis, interconnection crisis, and complexity crisis. As for the power crisis, the current crisis as is more important from the viewpoint of interconnections. The IR voltage drop may demand thicker metal layers in and new assembly schemes such as System-in-Package can solve the problems.

Not MOSFET's but interconnections will be determining cost, delay, power, reliability and turn-around time of the future LSI's. There are lots of design issues in the deep submicron interconnects. Signal integrity is becoming one of the major design issues due to the increased coupling capacitance between interconnects. The increased coupling capacitance relative to grounding capacitance is due to a higher aspect ratio submicron of deep interconnects. Interconnect delay is another big headache of scaled-down interconnects, which can be mitigated by using a buffer insertion technique. The delay can be reduced by the technique but the power is increased by about 70% due to the inserted buffers. Another way to decrease the interconnect delay without increasing power is to use a thicker and wider metal layer like super-connects described below.

It is just impossible to design LSI's with 100 million transistors from scratch. The complexity crisis can only be solved by the sharing and re-use design data. So-called **IP-based** of System-on-Chip design style will be preferable. The virtual components are put together on a silicon die to build billion-transistor VLSI's, which can be compared to the present system implementation with printed circuit boards (PCB) and separately packaged VLSI components. However, issues in System-on-Chip are getting clear such as undistributed IP's (i.e. CPU, DSP of a certain company), huge initial investment for masks and development, IP testability, upfront IP test cost, process-dependent memory IP's, difficulty in high precision analog IP's due to noise, and process incompatibility with non-Si materials and/or MEMS. The mask count increases so much if different types of technologies are to be embedded on a single chip. Moreover, the embedding technologies should be developed for each generation and if the types of technologies are diverse, the required engineering efforts are almost impossible to spare.

In order to cope with these issues, a new type of

3-dimensional assembly called System-In-Package has been proposed. The System-In-Package will be using the 'super-connect' technology as with the interconnect thickness of the order of 10µm. The super-connect technology will fill up technology vacuum between the design rule of 1µm order for on-chip interconnects and that of 100µm order for off-chip interconnects. The super-connects in a package used in cooperation with on-chip interconnects will solve the IR drop problem, the clock distribution problem and other problems of the future VLSI's. The co-design of on-chip interconnects and the super-connects in a package is important including the development of a new set of EDA tools.

The super-connect technology fills a gap between off-chip interconnects and on-chip interconnects not only in terms of design rules but also in terms of power, bandwidth. area. cost and turn-around-time. The major issue in realizing the System-in-Package, however, is to establish a method to select known good dies before assembly. It is very difficult to test a chip at an operating speed at a wafer level without a package, since probing needles used for the wafer test cannot handle signals more than several hundred MHz. These days, however, a new test method using a semi-package called an interposer has been proposed. By using the semi-package, it is possible to carry out at-speed testing of a chip, which may solve the known good die problem. The assembly and packaging technology is

becoming vital to VLSI's as the following passage from ITRS shows: "There is an increased awareness in the industry that assembly and packaging is becoming a differentiator in product development.".

#### Moore's Law



#### System on a Chip (SoC)

• Re-use and sharing of design





IP ; CPU, DSP, memories, analog, I/O, logic.. HW/FW/SW

#### **Issues in System-on-Chip**

- Un-distributed IP's (i.e. CPU, DSP of a certain company)
- Low yield due to larger die size
- Huge initial investment for masks & development •
- IP testability, upfront IP test cost
- Process-dependent memory IP's
- Difficulty in high precision analog IP's due to noise
- Process incompatibility with non-Si materials and/or • MEMS



## **Issues in System-in-Package**

- Special design tools for placement & route for codesign of LSI's and assembly
- High-density reliable substrate and metallization technology
- low-cost, available known good die (reworkablility and module testing)



## Technologies integrated on a chip

#### Super-connect



#### Nikkei microdevices



Super-connect

[µm]

100

10

1

0.1



/line

time

width

@1GB/s

## Scaling Law



# Interconnect determines cost & perf.



## DSM interconnect design issues

#### Larger current

IR drop (static and dynamic) Reliability (electro-migration)

Smaller geometry / Denser pattern RC delay Signal Integrity Crosstalk noise Delay fluctuation

Higher speed Inductance EMI



International Technology Roadmap for Semiconductors 1998 update sponsored by the Semiconductor Industry Association in cooperation with European Electronic Component Association (EECA) , Electronic Industries Association of Japan (EIAJ), Korea Semiconductor Industry Association (KSIA), and Taiwan Semiconductor Industry Association (TSIA)



# Interconnect Cross-Section and Noise



Scaled interconnect
Signal

1V 20W  $\rightarrow$  20A current

2% noise on VDD & VSS  $\to$  ~0.02V / 20A  $\to$  ~10µm thick Cu Thick layer interconnect, area pad, package are co-designed.



## RC delay and gate delay



# Interconnect parameters trend









#### **Delay and Power Optimization for Repeaters**



## Buffered interconnect delay



#### **Capacitive Coupling Noise**







#### H-tree clock distribution



M.Mizuno, K.Anjo, Y.Sumi, H.Wakabayashi, T.Mogami, T.Horiuchi, M.Yamashina, "On-Chip Multi-GHz Clocking with Transmission Lines," ISSCC, pp.366-367, Feb. 2000

LSI in 2014

| Year                    | Unit      | 1999 | 2014  | Factor |
|-------------------------|-----------|------|-------|--------|
| Design rule             | μm        | 0.18 | 0.035 | 0.2    |
| Tr. Density             | /cm2      | 6.2M | 390M  | 30     |
| Chip size               | mm2       | 340  | 900   | 2.6    |
| Tr. Count per chip (µP) |           | 21M  | 3.6G  | 170    |
| DRAM capacity           |           | 1G   | 1T    | 1000   |
| Local clock on a chip   | Hz        | 1.2G | 17G   | 14     |
| Global clock on a chip  | Hz        | 1.2G | 3.7G  | 3.1    |
| Power                   | w         | 90   | 183   | 2.0    |
| Supply voltage          | v         | 1.5  | 0.37  | 0.2    |
| Current                 | Α         | 60   | 494.6 | 8      |
| Interconnection levels  |           | 6    | 10    | 1.7    |
| Mask count              |           | 22   | 28    | 1.3    |
| Cost / tr. (packaged)   | µcents    | 1735 | 22    | 0.01   |
| Chip to board clock     | Hz        | 500M | 1.5G  | 3.0    |
| # of package pins       |           | 810  | 2700  | 3.3    |
| Package cost            | cents/pin | 1.61 | 0.75  | 0.5    |

International Technology Roadmap for Semiconductors 1998 update sponsored by the Semiconductor Industry Association in cooperation with European Electronic Component Association (EECA) , Electronic Industries Association of Japan (ELA), Korea Semiconductor Industry Association (KSIA), and Talwan Semiconductor Industry Association (TSIA), International Technology Roadmap for Semiconductors: 1999 edition. Jautin, TXInternational SEMATECH, 1999.



# Possible electronic system in 2014



- Sensors/actutors
- 0.035µm 3.6G Si FET's with VTH & VDD control
- Locally synchronous 17GHz clock, globally asynchronous
- Chip / Package / Board system co-design for power lines, clocks, and long wires (superconnect)